热门搜索:
PY32F403RCT6
的,若应用不需要则可绕过。
3.4 总线矩阵(Bus Matrix)
32位的multi-AHB总线矩阵将所有主设备(CPU、 DMA)和从设备(Flash、 RAM、 FMC、 AHB、
APB 外设)互连,确保了即使多个高速外设同时工作时,工作也能无缝、。
3.5 DMA控制器
该器件具有两个通用双端口 DMA(DMA1和DMA2),分别有7个和5个通道。它们能够管理存储器到
存储器、外设到存储器、存储器到外设的传输。它们具有用于APB/AHB外设的**FIFO,支持突发
传输,其设计可提供较大外设带宽(AHB/APB)。
这两个DMA控制器支持循环缓冲区管理,当控制器到达缓冲区末尾时,*专门代码。这两个DMA
控制器还有双缓冲特性,可自动使用和切换两个存储器缓冲,而不需要特殊代码。
每个数据流都与**的硬件DMA请求相连,同时支持软件触发。通过软件进行相关配置,并且数据源
和数据目标之间传输的数据量不受限制。
3.6 嵌入式Flash
器件内置了高达512K字节的Flash,可用于存储程序和数据。
3.7 片内RAM
器件内置了高达64K字节的RAM。。
3.8 循环冗余校验计算单元(CRC)
CRC(循环冗余校验)计算单元使用一个固定的多项式发生器从一个32位的数据字中产生CRC 码。
在众多的应用中,基于CRC的技术还常用来验证或存储的完整性。根据 EN/IEC60335-1 标
准的规定,这些技术提供了验Flash完整性的方法。CRC 计算单元有助于在运行期间计算软件的签
名,并将该签名与链接时生成并存储在*存储单元的参考签名加以比较。
3.9 时钟,复位和电源管理
⚫ 片内8MHz高精度HSI RC时钟和外部4~32MHz HSE晶振时钟
⚫ 片内40KHz LSI RC时钟和外部32.768KHz LSE晶振时钟
⚫ 可配置PLL时钟
⚫ 1.7 ~ 3.6 V供电
⚫ 供电监控: POR (上电复位), PDR (下电复位), PVD(可编程电压监测)
⚫ VCC 1.7V ~ 3.6V,VCC管脚提供I/O管脚及内部LDO的供电
⚫ VSSA、VCCA 1.7V ~ 3.6V,给ADC、复位模块、RC Oscillator、PLL等模块供电
⚫ VBAT 1.6V ~ 3.6V,备份电源给RTC、32K LSE、备份寄存器供电,在VCC掉电时通过芯片内的
电源开关切换
时钟控制单元(CCU)提供的时钟有高速时钟有内部高速时钟HSI和外部高速时钟HSE,低功耗应用
时的低速时钟有内部低速时钟LSI,外部低速时钟LSE,锁相环时钟PLL。系统时钟的选择在启动时进